• 요약 본 문서에 개시되는 일 실시 예에 따른 AB급 증폭기는, N채널 트랜지스터 쌍 및 P채널 트랜지스터 쌍을 통해 제1 및 제2 입력 신호들의 차이를 전류로 변환하여 두 쌍의 차동 신호를 출력하는 입력 회로; 상기 두 쌍의 차동 신호를 각기 가산하여 제1 및 제2 단일 신호들을 각기 제1 및 제2 노드를 통해 출력하는 캐스코드 회로; 상기 제1 및 제2 단일 신호를 푸시풀(push pull) 증폭하는 출력 회로; 및 상기 제1 노드 및 제2 노드 중 적어도 한 노드의 전압에 기반하여 그 전류량을 조절하여 상기 제1 및 제1 단일 신호를 지정된 범위로 제어하는 부궤환 루프를 포함할 수 있다.
  • 대표 도면
  • R&D 프로젝트 한국전자통신연구원연구개발지원
  • 심판 위험 분석 심판 이력 없음
  • 청구항 전체

    탭을 클릭하면 로딩됩니다...

  • 인용문헌

    탭을 클릭하면 로딩됩니다...

  • 패밀리특허

    탭을 클릭하면 로딩됩니다...

  • 권리이전 이력

    탭을 클릭하면 로딩됩니다...

  • 전략기술 분류 반도체·디스플레이
    A1

  • 특허 강도 지표
    20
    청구항
    0
    인용
    0
    패밀리

  • 출원번호 10-2024-0103856 KIPRIS
  • 출원일 2024-08-05
  • 공개번호 10-2025-0090165
  • 공개일 2025-06-19
  • 등록번호
  • 등록일

  • 현재 상태 출원공개

  • IPC 코드 H03F 3/45; H03F 3/26; H03F 1/30; H03F 1/22

  • 대리인 특허법인지명
  • 심사관

  • 원문 보기 KIPRIS 원문