• 요약 본 출원의 실시예에 따라, ARIA 라운드 연산을 위한 가속기가 제공된다. 상기 가속기는 입력 데이터 및 라운드 키에 대해 합산하는 키 덧셈부; 짝수 라운드 또는 홀수 라운드에 따라 상기 키 덧셈부의 출력에 대한 바이트 단위로 정렬을 수행하는 제1 정렬부; 상기 짝수 라운드 또는 상기 홀수 라운드에 따라 상이하게 치환 계층에 따른 연산을 수행하여 상기 제1 정렬부의 출력을 치환하는 S-박스 연산부; 상기 짝수 라운드 또는 상기 홀수 라운드에 따라 상기 S-박스 연산부의 출력에 대해 상기 정렬과 반대되는 역정렬을 수행하는 제2 정렬부; 복수의 XOR 게이트를 포함하고, 확산 계층 중 일부에 따른 연산을 수행하여 상기 제2 정렬부의 출력을 확산시키는 부분 확산부; 및 상기 부분 확산부의 출력을 비트 연결하는 출력부를 포함할 수 있다.
  • 대표 도면
  • R&D 프로젝트 정보통신방송혁신인재양성(R&D); 정보통신방송혁신인재양성(R&D)
  • 심판 위험 분석 심판 이력 없음
  • 청구항 전체

    탭을 클릭하면 로딩됩니다...

  • 인용문헌

    탭을 클릭하면 로딩됩니다...

  • 패밀리특허

    탭을 클릭하면 로딩됩니다...

  • 권리이전 이력

    탭을 클릭하면 로딩됩니다...

  • 전략기술 분류 사이버보안
    H1

  • 특허 강도 지표
    11
    청구항
    4
    인용
    0
    패밀리
    5
    권리이전

  • 출원번호 10-2024-0202159 KIPRIS
  • 출원일 2024-12-31
  • 공개번호
  • 공개일
  • 등록번호 10-2870-3340000
  • 등록일 2025-10-02

  • 현재 상태 등록

  • IPC 코드 H04L 9/06

  • 대리인 해움특허법인
  • 심사관 김종기

  • 원문 보기 KIPRIS 원문