• 요약 본 발명은 메모리 내 연산을 위한 저장-연산 일체형 반도체소자에 관한 것으로, CMOS 기반으로 제조할 수 있는 저장-연산 일체형 반도체소자 구조를 갖게 됨으로써, CMOS 공정으로 인-메모리 컴퓨팅 기술의 상용화가 가능할 뿐만 아니라, 인버터 면적에 논리 회로 설계 가능하고, 최적화된 로직회로로 기존 대비 면적 50%, 전력 15%, 동작지연 15% 감소를 각각 예상할 수 있는 효과가 있다.
  • 대표 청구항
  • 대표 도면
  • 전략기술 분류 반도체·디스플레이
    고집적, 저항기반 메모리

  • 출원번호 10-2025-0064752 KIPRIS
  • 출원일 2025-05-19
  • 공개번호 10-2025-0166768
  • 공개일 2025-11-28
  • 등록번호
  • 등록일 1900-01-01
  • 우선권 번호
  • 우선권 국가
  • 우선권 주장일

  • 현재 상태 공개
  • 현재 권리자
  • IPC 코드 H10D 84/85|H10D 84/01|H10D 30/68|H10D 30/01|H10D 30/67